TUGAS PENDAHULUAN MODUL 2 PERCOBAAN 1 KONDISI 19

 PERCOBAAN 1 KONDISI 19


Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada
percobaan 1 dengan ketentuan input B0=1, B1=1, B2=0, B3=clock , B4=0,
B5=0, B6=0 led diganti logicprobe





2. Gambar Rangkaian [Kembali]






3. Video Rangkaian Simulasi [Kembali]




4. Prinsip Kerja [Kembali]

J-K Flip Flop
Pada J-K Flip Flop dapat dilihat bahwa J-K ini merupakan pengembangan dari R-S Flip-Flop. Seperti yang kita tahu bahwa R-S Flip Flop ini akan berkerja pada aktif low yaitu pada keadaan 0. Pada rangkaian bisa kita lihat bahwa R-S ini bernilai 1 atau aktif high. Dimana menyebabkan R-S tidak bekerja. Kemudian J-K ini aktif dimana kondisi nya tidak berubah atau seperti sebelumnya.

D Flip Flop
Pada D Flip Flop apabila input clock berlogika 1 “High” maka input pada jalur data akan di teruskan ke rangkaian RS flip flop, dimana pada saat input jalur Data 1 “High” maka kondisi tersebut adalah Set Q menjadi 1 “High” dan pada saat jalur Data diberikan input 0 “Low” maka kondisi yang terjadi adala Reset Q menjadi 0 “Low”. Dapat dilihat pada rangkaian itu nilai CLK nya berlogika 0 dimana jika CLK berlogika 0 maka nilai D menjadi don't care dan untuk outputnya menjadi 0 dan 1.


5. Download [Kembali]

Link HTML KLIK DISINI
Link Rangkaian Percobaan 1 Kondisi 19 KLIK DISINI
Link Video Percobaan 1 Kondisi 19 KLIK DISINI
Link Datasheet 7474 KLIK DISINI
Link Datasheet 74LS112 KLIK DISINI

Komentar

Postingan populer dari blog ini

TUGAS BESAR UP UC

MODUL 1

MODUL 1 GERBANG LOGIKA DASAR & MONOSTABLE MULTIVIBRATOR